Comparison between low and high read bias in FB-RAM on UTBOX FDSOI devices (2012)
- Authors:
- Autor USP: MARTINO, JOÃO ANTONIO - EP
- Unidade: EP
- DOI: 10.1109/ULIS.2012.6193357
- Assunto: CIRCUITOS INTEGRADOS
- Language: Inglês
- Imprenta:
- Publisher: IEEE
- Publisher place: Piscataway
- Date published: 2012
- Source:
- Título do periódico: Proceedings of the conference
- Conference titles: International Conference on Ultimate Integration on Silicon
- Este periódico é de assinatura
- Este artigo NÃO é de acesso aberto
- Cor do Acesso Aberto: closed
-
ABNT
ALMEIDA, Luciano Mendes et al. Comparison between low and high read bias in FB-RAM on UTBOX FDSOI devices. 2012, Anais.. Piscataway: IEEE, 2012. Disponível em: https://doi.org/10.1109/ULIS.2012.6193357. Acesso em: 31 maio 2024. -
APA
Almeida, L. M., Martino, J. A., Aoulaiche, M., Sasaki, K. R. A., Nicoletti, T., Collaert, N., et al. (2012). Comparison between low and high read bias in FB-RAM on UTBOX FDSOI devices. In Proceedings of the conference. Piscataway: IEEE. doi:10.1109/ULIS.2012.6193357 -
NLM
Almeida LM, Martino JA, Aoulaiche M, Sasaki KRA, Nicoletti T, Collaert N, Simoen E, Claeys C, Jurczak MJ. Comparison between low and high read bias in FB-RAM on UTBOX FDSOI devices [Internet]. Proceedings of the conference. 2012 ;[citado 2024 maio 31 ] Available from: https://doi.org/10.1109/ULIS.2012.6193357 -
Vancouver
Almeida LM, Martino JA, Aoulaiche M, Sasaki KRA, Nicoletti T, Collaert N, Simoen E, Claeys C, Jurczak MJ. Comparison between low and high read bias in FB-RAM on UTBOX FDSOI devices [Internet]. Proceedings of the conference. 2012 ;[citado 2024 maio 31 ] Available from: https://doi.org/10.1109/ULIS.2012.6193357 - The leakage drain current behavior in graded-channel SOI nMOSFETs operating up to 300 o.C
- Comparison between the leakage drain current behavior in SOI nMOSFETs and SOI nMOSFETs operating at 300 o. C
- Obtenção da estrutura de perfil de um transistor MOS a partir de parâmetros PSPICE
- Components of the leakage drain current in accumulation-mode SOI pMOSFETs at high temperatures
- A novel simple method to extract the effective LDD doping concentration on fully depleted SOI NMOSFET
- The graded-channel SOI NMOSFET and its potential to analog applications
- CPU didática. (também em CD-Rom)
- Optimization of the twin gate SOI MOSFET
- Método simples para obtenção de variação da carga efetiva no óxido de um SOI-MOSFET em função da radiação. (em CD-Rom)
- Improved channel lenght and series resistance extraction for short-channel MOSFETs suffering from mobility degradation
Informações sobre o DOI: 10.1109/ULIS.2012.6193357 (Fonte: oaDOI API)
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas