Filtros : "Penteado, Cesar Giacomini" Limpar

Filtros



Refine with date range


  • Source: Resumos. Conference titles: Encontro de Primavera da Sociedade Brasileira de Física. Unidade: IF

    Assunto: RAIOS X

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SOUZA, Geovane Grossi Araújo de et al. Operation of a X-ray imaging gaseous detector using the SAMPA chip and the SRS as the read-out electronics. 2022, Anais.. São Paulo: Sociedade Brasileira de Física, 2022. . Acesso em: 29 maio 2024.
    • APA

      Souza, G. G. A. de, Penteado, C. G., Luz, H. N. da, & Bregant, M. (2022). Operation of a X-ray imaging gaseous detector using the SAMPA chip and the SRS as the read-out electronics. In Resumos. São Paulo: Sociedade Brasileira de Física.
    • NLM

      Souza GGA de, Penteado CG, Luz HN da, Bregant M. Operation of a X-ray imaging gaseous detector using the SAMPA chip and the SRS as the read-out electronics. Resumos. 2022 ;[citado 2024 maio 29 ]
    • Vancouver

      Souza GGA de, Penteado CG, Luz HN da, Bregant M. Operation of a X-ray imaging gaseous detector using the SAMPA chip and the SRS as the read-out electronics. Resumos. 2022 ;[citado 2024 maio 29 ]
  • Source: Abstracts. Conference titles: Reunião de Trabalho sobre Física Nuclear no Brasil. Unidades: IF, EP

    Assunto: DETETORES

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      BREGANT, Marco e PENTEADO, Cesar Giacomini. Development of an acquisition system, based on SAMPA chip, for the readout of gaseous detectors in small scale experiment. 2019, Anais.. São Paulo: Sociedade Brasileira de Física, 2019. . Acesso em: 29 maio 2024.
    • APA

      Bregant, M., & Penteado, C. G. (2019). Development of an acquisition system, based on SAMPA chip, for the readout of gaseous detectors in small scale experiment. In Abstracts. São Paulo: Sociedade Brasileira de Física.
    • NLM

      Bregant M, Penteado CG. Development of an acquisition system, based on SAMPA chip, for the readout of gaseous detectors in small scale experiment. Abstracts. 2019 ;[citado 2024 maio 29 ]
    • Vancouver

      Bregant M, Penteado CG. Development of an acquisition system, based on SAMPA chip, for the readout of gaseous detectors in small scale experiment. Abstracts. 2019 ;[citado 2024 maio 29 ]
  • Source: International Journal of VLSI Design & Communication Systems. Unidade: EP

    Assunto: CONTROLADORES DIGITAIS

    Acesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PENTEADO, Cesar Giacomini e KOFUJI, Sergio Takeo e MORENO, Edward David. An Integrated-Approach for Designing and Testing Specific Processors. International Journal of VLSI Design & Communication Systems, v. 4, n. 5, p. 1-17, 2013Tradução . . Disponível em: https://doi.org/10.5121/vlsic.2013.4501. Acesso em: 29 maio 2024.
    • APA

      Penteado, C. G., Kofuji, S. T., & Moreno, E. D. (2013). An Integrated-Approach for Designing and Testing Specific Processors. International Journal of VLSI Design & Communication Systems, 4( 5), 1-17. doi:10.5121/vlsic.2013.4501
    • NLM

      Penteado CG, Kofuji ST, Moreno ED. An Integrated-Approach for Designing and Testing Specific Processors [Internet]. International Journal of VLSI Design & Communication Systems. 2013 ; 4( 5): 1-17.[citado 2024 maio 29 ] Available from: https://doi.org/10.5121/vlsic.2013.4501
    • Vancouver

      Penteado CG, Kofuji ST, Moreno ED. An Integrated-Approach for Designing and Testing Specific Processors [Internet]. International Journal of VLSI Design & Communication Systems. 2013 ; 4( 5): 1-17.[citado 2024 maio 29 ] Available from: https://doi.org/10.5121/vlsic.2013.4501
  • Unidade: EP

    Subjects: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES, SISTEMAS EMBUTIDOS

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      PENTEADO, Cesar Giacomini. Arquitetura modular de processador multicore, flexível, segura e tolerante a falhas, para sistemas embarcados ciberfísicos. 2010. Tese (Doutorado) – Universidade de São Paulo, São Paulo, 2010. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-28022011-155817/. Acesso em: 29 maio 2024.
    • APA

      Penteado, C. G. (2010). Arquitetura modular de processador multicore, flexível, segura e tolerante a falhas, para sistemas embarcados ciberfísicos (Tese (Doutorado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3142/tde-28022011-155817/
    • NLM

      Penteado CG. Arquitetura modular de processador multicore, flexível, segura e tolerante a falhas, para sistemas embarcados ciberfísicos [Internet]. 2010 ;[citado 2024 maio 29 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-28022011-155817/
    • Vancouver

      Penteado CG. Arquitetura modular de processador multicore, flexível, segura e tolerante a falhas, para sistemas embarcados ciberfísicos [Internet]. 2010 ;[citado 2024 maio 29 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3142/tde-28022011-155817/

Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2024